MEL製品 インピーダンス整合回路設計機能

S-NAP-PRO S-NAP-DESIGN S-NAP-FIELD
【インピーダンス整合回路設計機能】
Z=R+jX[Ω]のインピーダンスを、異なるインピーダンス(Z'=R'+jX')に変換する回路を設計します
LC、マイクロストリップ、電気長線路、ストリップラインを用いた、整合回路が設計可能です。
Γ、π、1ライン線路、2ライン線路(ステップドインピーダンス型)で設計できます。
ポートインピーダンスに複素数を指定できます。  


【Γ型整合回路設計例(マイクロストリップ)

Z=100+j30[Ω]の負荷を整合回路を介して、Z=50[Ω]になるように設計した例です。
整合回路は、Γ型を用いています。
マイクロストリップのショートスタブを用いています。
グラフから1.2GHzで50[Ω]になっているのが確認できます。


【π型整合回路を用いた設計例】
50[Ω]負荷整合させるように、整合回路端からみたインピーダンスを10+j20[Ω]になるようにした例です。
グラフのマーカから50MHzでZ=10+j20[Ω]になっているのが確認できます。

Copyright © 2007.MEL.Inc.
english MEL Microwave & Electronics Laboratory